服務(wù)熱線
0755-82965240
服務(wù)熱線
0755-82965240
作者:點(diǎn)擊數(shù):發(fā)布時(shí)間:2022-01-21
在實(shí)際中將OD輸出的引腳連接到一條線上,構(gòu)成“線與邏輯”關(guān)系。這樣所以的引腳成為邏輯與的功用。
1.集成電路輸出
1.如51中的P0口就是漏極開路輸出。
2.需要增加其它的判定電路才能具備雙向輸入,
在漏極外部的電路增加上拉貼片電阻到電源。
3.集電極開路輸出除了能夠?qū)崿F(xiàn)多門的線與邏輯關(guān)系外,經(jīng)過使用大功率的三極管還能夠直接驅(qū)動(dòng)較大電流的負(fù)載。
4.avx鉭電容要特別留意選值:只要取值適宜,既能做到保證輸出的高低電平符合要求,而且輸出三極管的負(fù)載電流又不至于過大。
5.阻值越大,速度越大,功耗越小。
6.因?yàn)門=1/RC,所以R的阻值決議了邏輯電平轉(zhuǎn)化的上升/下降沿速度。
當(dāng)三級(jí)管集電極什么都不接,叫做集電極開路,左側(cè)的三極管用于反向作用。avx鉭電容開路輸出除了能夠?qū)崿F(xiàn)多門的線與邏輯關(guān)系外,經(jīng)過使用大功率的三極管還能夠直接驅(qū)動(dòng)較大電流的負(fù)載。
7.因?yàn)榧姌O開路是無法輸出高電平的,假如想輸出高電平能夠在輸出端加上上拉貼片電阻。因而集電極輸出能夠用作電平轉(zhuǎn)化。